Hỗ trợ xử lý tín hiệu kỹ thuật số
Những phát triển trong công nghệ đang được cải thiện vượt ra ngoài khả năng của thiết bị xử lý tín hiệu kỹ thuật số (DSP) có thể lập trình truyền thống. Mức độ linh hoạt được cung cấp bởi logic lập trình và các lợi ích thông lượng liên quan làm cho các lựa chọn thay thế FPGAs và PLD ngày càng hấp dẫn cho các ứng dụng đòi hỏi hiệu suất.
Trong các hệ thống đa kênh hiện đại, nơi dữ liệu tương tự đến với tốc độ lấy mẫu rất cao và chịu sự biến đổi thuật toán đồng thời, việc triển khai FPGA với tốc độ I/O cao và cấu trúc song song mang lại lợi ích hữu hình với một phần chi phí của phương pháp DSP dựa trên đa bộ xử lý.
Tài liệu DSP Altera trình bày quy trình thiết kế thường được sử dụng trong cộng đồng thiết kế FPGA.
Nội dung gốc bằng tiếng Anh trên trang này vừa do con người vừa do máy dịch. Nội dung này chỉ để cung cấp thông tin chung và giúp quý vị thuận tiện. Quý vị không nên tin đây là thông tin hoàn chỉnh hoặc chính xác. Nếu có bất kỳ mâu thuẫn nào giữa bản tiếng Anh và bản dịch của trang này, thì bản tiếng Anh sẽ chi phối và kiểm soát. Xem phiên bản tiếng Anh của trang này.